Схемотехника цифровых функциональных устройств телекоммуникаций

1 сообщение / 0 новое
admin
Аватар пользователя admin
Схемотехника цифровых функциональных устройств телекоммуникаций

Выполним курсовую работу на заказ, недорого, профессиональлно

Тематика курсовой работы по дисциплине “Схемотехника цифровых функциональных устройств телекоммуникаций”

Раздел 1. Проектирование комбинационной схемы.

  1. Разработать логическую схему вычислителя функции y = (х+2,5)/3 – 1.

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = (х+2)/3,3 – 1.

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = (N +2,3) /(3).

Входной сигнал – четырехразрядный параллельный прямой двоичный код целых чисел N. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = (х+1,2)/3,3.

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = (N +12)/(3).

Входной сигнал – четырехразрядный параллельный прямой двоичный код целых чисел N. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = (х +0,6)/(3).

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = (х+1,4)/– 1.

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = (х + 1,2)/(3).

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = (х + 2,4)/( – 1) – 9.

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

 

 

  1. Разработать логическую схему вычислителя функции y = (х + 0,9)/(3).

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = (х + 0,2)/3.

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = ln((N+17)/3) – 1,3.

Входной сигнал – четырехразрядный параллельный прямой двоичный код целого числа N.  Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = Cos(x) – 0,6.

Входной сигнал – четырехразрядный параллельный двоичный код, соответствующий величине угла по выражению , рад, где N – десятичное числовое значение кодовой группы. Выходной сигнал – шестиразрядный параллельный прямой двоичный код значения функции с фиксированной точкой.

  1. Разработать логическую схему вычислителя функции y = tg (x) – 0,4.

Входной сигнал – четырехразрядный параллельный двоичный код, соответствующий величине угла по выражению , рад, где N – десятичное числовое значение кодовой группы. Выходной сигнал – шестиразрядный параллельный прямой двоичный код значения функции с фиксированной точкой.

  1. Разработать логическую схему вычислителя функции y = arcsin((x+1)/3) – 0,15.

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой, соответствующий главному значению функции, вычисленной в радианах.

  1. Разработать логическую схему вычислителя функции  – 1,7.

Входной сигнал – четырехразрядный параллельный прямой двоичный код целых чисел N. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой.

  1. Разработать логическую схему вычислителя функции  – 0,58.

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой.

  1. Разработать логическую схему вычислителя функции +1,1.

Входной сигнал – четырехразрядный параллельный прямой двоичный код целых чисел N. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой.

 

 

  1. Разработать логическую схему вычислителя функции y = 3,7/(х+1,2).

Входной сигнал – четырехразрядный параллельный прямой двоичный код чисел 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции +0,31.

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой.

  1. Разработать логическую схему вычислителя функции y = 6,3/(N+3,6).

Входной сигнал – четырехразрядный параллельный прямой двоичный код целых чисел N. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой результата вычислений.

  1. Разработать логическую схему вычислителя функции y = Sin2 (x) + 0,18.

Входной сигнал – четырехразрядный параллельный двоичный код, соответствующий величине угла по выражению , рад, где N – десятичное числовое значение кодовой группы. Выходной сигнал – шестиразрядный параллельный прямой двоичный код значения функции с фиксированной точкой.

  1. Разработать логическую схему вычислителя функции y = Sin (x) + 0,16.

Входной сигнал – четырехразрядный параллельный двоичный код, соответствующий величине угла по выражению , рад, где N – десятичное числовое значение кодовой группы. Выходной сигнал – шестиразрядный параллельный прямой двоичный код значения функции с фиксированной точкой.

  1. Разработать логическую схему вычислителя функции y = ctg (x) + 0,11.

Входной сигнал – четырехразрядный параллельный двоичный код, соответствующий величине угла по выражению , рад, где N – десятичное числовое значение кодовой группы. Выходной сигнал – шестиразрядный прямой параллельный двоичный код значения функции с фиксированной точкой.

  1. Разработать логическую схему вычислителя функции y = arccos((x+1,9)/3)+0,62.

Входной сигнал – четырехразрядный параллельный прямой двоичный код числа 0 ≤ х < 1. Выходной сигнал – шестиразрядный параллельный прямой двоичный код с фиксированной точкой, соответствующий главному значению функции, вычисленной в радианах.

 

 

Раздел 2. Проектирование последовательностной схемы.

 

Разработать логическую схему синхронного последовательного автомата (счетчика) на базе заданного типа триггеров, реализующий определенный граф переходов (таблица 1).

 

Таблица 1 – Исходные данные

 

Номер

варианта

1

2

3

4

5

Граф

переходов

Тип

триггеров

D

JK

T

D

JK

Номер варианта

6

7

8

9

10

Граф

переходов

Тип

триггеров

T

D

JK

T

D

Номер варианта

11

12

13

14

15

Граф

переходов

Тип

триггеров

JK

T

D

JK

T

Номер варианта

16

17

18

19

20

Граф

переходов

Тип

триггеров

D

JK

T

D

JK

Номер варианта

21

22

23

24

25

Граф

переходов